请选择 进入手机版 | 继续访问电脑版

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 5311|回复: 20

《FPGA设计技巧与案例开发详解》第二版勘误

[复制链接]

44

主题

84

帖子

1948

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1948
发表于 2017-2-18 13:41:11 | 显示全部楼层 |阅读模式
如果大家有发现书上任何问题,麻烦论坛直接回复,我们一定在第一时间确认及解决,谢谢!
    很荣幸迎来了本书的再一次蜕变,又一次经历了大家的洗礼,修改了好多bug,迎来了本书的又一春。感谢老当益壮的夏宇闻爷爷,在颐养龙体之际,抽空帮我润色了本书,并悉心指导我万千;很荣幸长春建筑学院的谷雷老师选用了本书作为学校的EDA教材,在授课之际帮我做了本书的若干个PPT(后续完善后发布给大家);感谢小编MM为本书呕心沥血,与我一起追求完善的极致——才迎来了本书的又一次更新——地2.5版本。
    本书由浅入深,由表及里,从FPGA技术的认知与探索,到资源的开发与利用,从硬件版图的规划与设计,到逻辑电路的验证与实现;从模块化功能的研究与积累,到系统集成的综合与完善,系统、全面地介绍了Altera FPGA的开发流程。本书的所有例程均经过千锤百炼,相关的FPGA设计资源均为笔者多年整理归纳,均可在本书资料包中找到,希望读者能够妥善利用,有效学习,渗透设计,掌握根本。
    本书适合FPGA初学者和爱好者学习,也可供采用FPGA进行视频图像开发的工程师参考,还可作为大中专院校师生和相关培训学校学员的教材。
    本书经历了岁月的考验,目前已经更新至2.5版本,发售近万本,年初将会继续编辑,争取在夏日出版本地终结版——第三版。书中如果有发现任何编写、描述、设计的疑问、bug等,请大家随便吐槽,直接回复,或邮件至crazyfpga@vip.qq.comthereturnofbingo@qq.com,我定当认真对待每一个读者,谢谢你们的支持。

目    录
第1章     浅谈FPGA技术、优势、学习途径
第2章     Quartus II 13.0套件的下载及安装
第3章     Verilog HDL语法简介
第4章     MAX II CPLD/Cyclone II/IV FPGA PCB Layout设计
第5章     Verilog HDL设计与Testbench 文件架构
第6章     4位计数器的设计与仿真验证
第7章     LED驱动电路设计
第8章     独立按键与矩阵键盘的FPGA驱动电路实现
第9章     “Hello World”的LCD1602显示驱动实现
第10章    优化设计FPGA全局时钟管理模块
第11章    基于FPGA与MCU通信的SPI协议设计
第12章    基于FPGA与PC通信的UART串口设计
第13章    基于FPGA的VGA驱动显示设计
第14章    基于SDRAM的VGA显示控制器的设计与实现
第15章    基于OV7725的摄像头视频图像采集系统
第16章    TimeQuest的分析与实践
第17章    基于FPGA的系统设计
第18章    基于高速相机的嵌入式视觉处理系统设计



如果大家有发现书上任何问题,麻烦论坛直接回复,我们一定在第一时间确认及解决,谢谢 & 拜托了!
先上传第二版勘误,如下(切记,现在买的第二版,实际是第2.5版本):


FPGA设计技巧与案例开发详解

FPGA设计技巧与案例开发详解

FPGA设计技巧与案例开发详解(第二版)_勘误20161208.pdf

1.37 MB, 下载次数: 1314

完美是没有极限的,稳定是没有终点的
回复

使用道具 举报

5

主题

37

帖子

1290

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1290
发表于 2017-2-19 00:40:22 | 显示全部楼层
(1)211页的"default : led_state <= 4'h0;"改为"default : led_data <= 8'b0;"
211页.jpg
(2)218页,为了与流程图对应,红圈中的cnt3的数字改为下标。
218页.jpg
(3)218页,1000%改为100% 。
218页1.jpg
(4)285页,`timescale 1ns/1ns去掉。
285ye.jpg
(5)287页,endmodule去掉。
287页.jpg
(6)追求完美吧,把Line_rom1改为line_rom1。
287页1.jpg

(7)143页,PERIOD12改为PERIOD/2。
QQ截图20170220225022.jpg
(8)。。。








回复

使用道具 举报

44

主题

84

帖子

1948

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1948
 楼主| 发表于 2017-2-19 17:21:56 | 显示全部楼层
CrazyBird 发表于 2017-2-19 00:40
(1)211页的"default : led_state

哈哈哈,我怎么一直都没发现啊
完美是没有极限的,稳定是没有终点的
回复

使用道具 举报

5

主题

37

帖子

1290

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1290
发表于 2017-2-19 22:55:49 | 显示全部楼层
crazybingo 发表于 2017-2-19 17:21
哈哈哈,我怎么一直都没发现啊

现在是每看一本书基本都能发现里面错误的地方,感觉自己越来越没救了,以前不会这样的。
回复

使用道具 举报

44

主题

84

帖子

1948

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1948
 楼主| 发表于 2017-2-20 09:31:40 | 显示全部楼层
CrazyBird 发表于 2017-2-19 22:55
现在是每看一本书基本都能发现里面错误的地方,感觉自己越来越没救了,以前不会这样的。

有没有觉得你适合去出版社干活
完美是没有极限的,稳定是没有终点的
回复

使用道具 举报

44

主题

84

帖子

1948

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1948
 楼主| 发表于 2017-2-20 20:14:00 | 显示全部楼层
曹威_商丘工学院老师:
刚才备课,第二版的56页
1)连续赋值语句        连续赋值语句用于给线网值赋,中“值赋”应该为“赋值”吧?
完美是没有极限的,稳定是没有终点的
回复

使用道具 举报

5

主题

37

帖子

1290

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1290
发表于 2017-2-20 20:31:53 | 显示全部楼层
crazybingo 发表于 2017-2-20 20:14
曹威_商丘工学院老师:
刚才备课,第二版的56页
1)连续赋值语句        连续赋值语句用于给线网值赋,中 ...

还能这样
回复

使用道具 举报

44

主题

84

帖子

1948

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1948
 楼主| 发表于 2017-2-20 22:11:07 | 显示全部楼层

为啥不能 哈哈
都是张老师太匆忙
完美是没有极限的,稳定是没有终点的
回复

使用道具 举报

44

主题

84

帖子

1948

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1948
 楼主| 发表于 2017-2-20 22:47:36 | 显示全部楼层
其实testbench也可以并行,比如tforever, fork-join等。描述可:
:“其实testbench也要有并行的思想,它也要看成实际的电路”,具体后续再细细斟酌
QQ图片20170220224608.png
完美是没有极限的,稳定是没有终点的
回复

使用道具 举报

5

主题

37

帖子

1290

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1290
发表于 2017-2-21 00:18:57 | 显示全部楼层
crazybingo 发表于 2017-2-20 09:31
有没有觉得你适合去出版社干活

出版社不好玩


换sysrst_n.jpg
回复

使用道具 举报

小黑屋|官方商城|官方旗舰店|CrazyFPGA Inc. ( 粤ICP备16071736号

GMT+8, 2019-6-26 14:35 , Processed in 0.145190 second(s), 26 queries .

Powered by Discuz! X3.3

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表